Skip to Main Content (Press Enter)

Logo UNIBG
  • ×
  • Home
  • Corsi
  • Insegnamenti
  • Persone
  • Pubblicazioni
  • Strutture
  • Terza Missione
  • Attività
  • Competenze

UNI-FIND
Logo UNIBG

|

UNI-FIND

unibg.it
  • ×
  • Home
  • Corsi
  • Insegnamenti
  • Persone
  • Pubblicazioni
  • Strutture
  • Terza Missione
  • Attività
  • Competenze
  1. Pubblicazioni

Low-power clock distribution circuits for the Macro Pixel ASIC

Articolo
Data di Pubblicazione:
2015
Abstract:
Clock distribution circuits account for a significant fraction of the power dissipation of the Macro Pixel ASIC (MPA), designed for the pixel layer readout of the so-called Pixel-Strip module in the innermost part of the CMS tracker at the HL-LHC. This work reviews different CMOS circuit architectures envisioned for low power clock distribution in the MPA. Two main topologies will be discussed, based on standard supply voltage and on auxiliary, reduced supply. Circuit performance, in terms of power consumption and speed, is evaluated for each of the proposed solutions and compared with that relevant to standard CMOS drivers.
Tipologia CRIS:
1.1.01 Articoli/Saggi in rivista - Journal Articles/Essays
Elenco autori:
Gaioni, Luigi; De Canio, Francesco; Manghisoni, Massimo; Ratti, Lodovico; Re, Valerio; Traversi, Gianluca; Marchioro, Alessandro; Kloukinas, Kostas
Autori di Ateneo:
GAIONI Luigi
MANGHISONI Massimo
RE Valerio
TRAVERSI Gianluca
Link alla scheda completa:
https://aisberg.unibg.it/handle/10446/32840
Pubblicato in:
JOURNAL OF INSTRUMENTATION
Journal
  • Dati Generali
  • Ricerca

Dati Generali

URL

http://iopscience.iop.org/1748-0221/

Ricerca

Settori


Settore ING-INF/01 - Elettronica
  • Utilizzo dei cookie

Realizzato con VIVO | Designed by Cineca | 26.1.3.0